BME_G02
- 3 Delays (BNC Output)
- Delay-Auflösung = 25ps
- 44 Bit Delaybereich (max Delay = 429s)
- Edge oder Gate Output
- Master/Slave Option falls mehr als 3 Kanäle benötigt werden
- high Load Option
- external/internal Trigger
- external/internal Clock
Die BME_G02 ist eine PC-ISA-Karte mit 3 Verzögerungsausgängen, die verzögerte Signale von 50nsec bis 429sec, in Schritten von 25 Pikosekunden, erzeugen können.
Eine Triggerschaltung startet die Delayzähler. Es gibt 4 Zähler, T, A, B und einen Hilfszähler. Die Zähler T, A und B erzeugen tatsächlich ein Ausgangssignal, während der Hilfszähler nur zur Erzeugung eines Interrupts verwendet werden kann. Im Edge-Mode wird der erste Pegelwechsel durch die programmierte Verzögerung bestimmt – nach Ablauf der letzten Verzögerung werden alle Ausgänge gemeinsam zurückgesetzt. Im Gate-Mode können die Ausgänge A und B zu einem Gate-Signal kombiniert werden, d.h. eine steigende (fallende) Flanke nach Ablauf der Verzögerung A und eine fallende (steigende) Flanke nach Ablauf der Verzögerung B. So erhält man einen Impuls mit einer variablen (25ps Auflösung) Impulsbreite von 2ns bis 429s.
Der Trigger kann intern durch einen Modulo-N-Zähler oder durch ein externes Signal erzeugt werden. Der externe Trigger kann als externer Taktgeber verwendet werden und kann zusätzlich gated und prescaled werden.
Wenn mehr als 3 Ausgänge (oder mehr als 1 Gate-Ausgang) benötigt werden, können zwei oder mehr Karten über ein Flachbandkabel miteinander verbunden werden, was zu 6 oder mehr synchronen verzögerten Ausgängen führt.
Generelle Spezifikationen
Delays | Delaybereich | 50ns-429s (44bit) |
Delayauflösung | 25ps | |
min. Delayzeit | 50ns (Insertion-Delay) (32bit*100ns) | |
Fehler | < (1ns +25ppm*delay)1 | |
RMS Jitter | Output to Output: < (50ps + 10-8 * delay) 1
Trigger to Output: < (250ps + 10-8 * delay) )only BME_SG02 Trigger to Output: < (50ns + 10-8 * delay) ) BME_G03, BME_G05 |
|
Trigger | External | Schwellwertbereich: -2.5V bis 2.5V in Schritten von 1.2mV
Triggerflanke : steigend oder fallend Input impedance : 10kR or 50R |
Internal | durch einen Modulo-N-Zähler, der mit dem Haupttakt läuft | |
Outputs T0, A, B | Mode | 50R or 25R
T0-Ausgang kann für NIM-Ausgangsimpuls konfiguriert werden |
Anstiegszeit | < 2ns für TTL < 1.2ns für ECL oder NIM (typisch) |
|
Level | TTL:0 bis 4V normal or invertiert
ECL: in -2.0 normal or invertiert NIM |
|
Allgemein | Taktquelle | Intern: 10Mhz (80MHz) 25ppm 1
Extern: max. 250MHz mit prescaler |
Interface | PC ISA-bus I/O Adressierbar zwischen 000 and 3F0 H | |
Interrupts | kann nach Ablauf einer der Verzögerungen T, A, B oder nach Ablauf der Hilfsverzögerung ausgelöst werden.
Es ist auch möglich, einen Interrupt mit dem Haupttrigger des/der Verzögerungsgenerators/-en oder nach einer bestimmten Anzahl von Triggern auszulösen. Ein Interrupt kann auf den Leitungen int3 , int4,…. angefordert werden. int7 des PC-XT/AT-Busses |
|
1 Genauigkeit und Jitter hängen von der Taktquelle ab (Angaben mit 25ppm Taktquelle), optional 1ppm Taktquelle verfügbar
Optionen
BME_SG02 | Auf externen trigger synchronisierte Ausgänge.
Alle anderen Funktionen wie bei BME_G02 |
BME_G03 | Die Delays sind individuell rücksetzbar mit einer Auflösung von 100nsec.
Alle anderen Funktionen wie bei BME_G02 |
BME_G04 | Delays können individuell ein zweites Mal nach der Hauptauslösung ausgelöst werden.
Alle anderen Funktionen wie bei BME_G03 |
BME_G05 | die Ausgänge können mit einem Modulo-Zähler blockiert werden |