BME_SG08p
- 6 Delays (SMB Output)
- Delay-Auflösung = 25ps
- 44Bit Delaybereich (max Delay = 429s)
- sehr geringer jitter
- Frequenz 15MHz
- Gate or Pulse Output
- Master/Slave Option falls mehr als 6 Kanäle benötigt werden
- external/internal Trigger
- external/internal Clock
- Burst Mode
- Synchrone Delaylisten für die Delayzähler
Der BME_SG08p PCI-Verzögerungsgenerator hat 6 Ausgänge, die Signale erzeugen, die in Bezug auf ein Triggerereignis von 50nsec bis 429sec in Schritten von 25 Pikosekunden verzögert sind. Das Triggerereignis kann durch einen internen Zähler oder durch ein externes Signal erzeugt werden, das an den Triggereingang angeschlossen wird.
Der BME_SG08p kann Wiederholraten zwischen 0,002Hz und 15MHz erreichen.
Eine Triggerschaltung startet die Delayzähler. Es gibt 6 Zähler: A, B, C, D, E und F.
Es können zwei verschiedene Ausgabemodi gewählt werden:
– Pulse-Mode: ein verzögerter Impuls mit bestimmter Impulslänge
– Gate-Mode: Die Ausgänge A und B können zu einem Gate-Signal kombiniert werden, d.h. eine steigende (fallende) Flanke nach Ablauf der Verzögerung A und eine fallende (steigende) Flanke nach Ablauf der Verzögerung B. So erhält man einen Impuls mit einer variablen (25ps Auflösung) Impulsbreite von 2ns bis 429s.
Die BME_SG08p Karte synchronisiert die verzögerten Ausgänge auf einen externen Trigger mit einem RMS Jitter von weniger als 250ps.
Am externen Triggereingang kann ein externer Takt eingespeist werden, der zusätzlich gated und prescaled werden kann.
Wenn mehr als 6 Ausgänge (oder mehr als 3 Gate-Ausgänge) benötigt werden, können zwei oder mehr Karten mit einem Flachbandkabel verbunden werden, was zu 12 oder mehr synchronen verzögerten Ausgängen führt.
Generelle Spezifikationen
Delays | Delaybereich | 50ns-429s (44bit) |
Delayauflösung | 25ps | |
min. Delayzeit | 50ns (Insertion-Delay) (32bit * 100ns) | |
Fehler | < (1ns +25ppm * delay)1 | |
RMS Jitter | Output zu Output: < (50ps + 10-8 * delay) 1
Trigger zu Output: < (250ps + 10-8 * delay) 1 |
|
Trigger | External | Schwellwertbereich: -2.5V bis 2.5V in Schritten von 1.2mV
Triggerflanke : steigend oder fallend Input Impedanz : 10kR oder 50R |
Internal | durch einen Modulo-N-Zähler, der mit dem Haupttakt läuft
Frequenz: 0.002Hz – 15MHz |
|
Outputs A, B, C, D, E, F | Mode | Pulse oder Gate (AB), (CD), (EF) output |
Last | 50R or 25R | |
Anstiegszeit | < 1.2ns für TTL, 5V (typisch) | |
Level | TTL: 0 bis 5V normal or invertiert | |
Allgemein | Taktquelle | Intern: 80Mhz (160MHz) 10ppm 1
Extern: max. 500MHz mit prescaler |
Interface | PCI-Bus Signal kompatibilität 3.3V or 5V | |
Interrupts | kann nach Ablauf einer der Verzögerungen A, B, C, D, E, F oder nach Erkennung eines Auslöseereignisses ausgelöst werden.
Es ist auch möglich, einen Interrupt mit dem Haupttrigger des/der Verzögerungsgenerators/-en oder nach einer bestimmten Anzahl von Triggern auszulösen. |
1 Genauigkeit und Jitter hängen von der Taktquelle ab (Spezifikation mit 25ppm Taktquelle), optional ist eine 1ppm Taktquelle erhältlich
Optionen
BME_SG08p3 | Synchrone Zeitlisten für Inhibit-Zähler
Alle anderen Funktionen wie bei BME_SG08p2 |
BME_SG08p4 | mehr Optionen für das Auflegen von Signalen auf das Master/Slave-Bus-Flachbandkabel
Alle anderen Funktionen wie bei BME_SG08p3 |